Betka, Ibrahim2018-12-122018-12-122018632http://dspace.univ-msila.dz:8080//xmlui/handle/123456789/6637L'Institut national des normes et de la technologie (NIST) a lancé un processus d'élaboration d'une norme FIPS (Federal Information Processing Standard) pour la norme AES (Advanced Encryption Standard), spécifiant un algorithme de cryptage avancé pour remplacer le cryptage des données. 1998. Le NIST a sollicité des algorithmes candidats à l'inclusion dans AES, ce qui a donné lieu à quinze algorithmes candidats officiels parmi lesquels Rijndael a été choisi comme Advanced Encryption Standard. L'Advanced Encryption Standard peut être programmé dans un logiciel ou construit avec du matériel pur. Cependant, les FPGA (Field Programmable Gate Arrays) offrent une solution plus rapide et plus personnalisable. Cette recherche examine l'algorithme AES en ce qui concerne le FPGA et le langage de description de matériel de circuit intégré à très grande vitesse (VHDL). Le logiciel ISE 14.2 est utilisé pour la simulation et l'optimisation du code VHDL synthétisable. Toutes les transformations de Cryptage et de décryptage sont simulées en utilisant une approche de conception itérative afin de minimiser la consommation de matériel en utilisant le simulateur lsim de la plateforme ise 14.2 de XILINXfrEtude et Implémentation Pipeline sur FPGA de L’algorithme de Chiffrement AESThesis