Repository logo
  • English
  • Català
  • Čeština
  • Deutsch
  • Español
  • Français
  • Gàidhlig
  • Italiano
  • Latviešu
  • Magyar
  • Nederlands
  • Polski
  • Português
  • Português do Brasil
  • Srpski (lat)
  • Suomi
  • Svenska
  • Türkçe
  • Tiếng Việt
  • Қазақ
  • বাংলা
  • हिंदी
  • Ελληνικά
  • Српски
  • Yкраї́нська
  • Log In
    Have you forgotten your password?
Repository logo
  • Communities & Collections
  • All of Digital Repository
  • English
  • Català
  • Čeština
  • Deutsch
  • Español
  • Français
  • Gàidhlig
  • Italiano
  • Latviešu
  • Magyar
  • Nederlands
  • Polski
  • Português
  • Português do Brasil
  • Srpski (lat)
  • Suomi
  • Svenska
  • Türkçe
  • Tiếng Việt
  • Қазақ
  • বাংলা
  • हिंदी
  • Ελληνικά
  • Српски
  • Yкраї́нська
  • Log In
    Have you forgotten your password?
  1. Home
  2. Browse by Author

Browsing by Author "Zouhir, DAHMANE"

Now showing 1 - 1 of 1
Results Per Page
Sort Options
  • Loading...
    Thumbnail Image
    ItemOpen Access
    Implémentation d’un algorithme de cryptage sur un circuit FPGA
    (Faculte de technologie / UniversiteMohamed Boudiaf - M’sila, 2017) Zouhir, DAHMANE
    Dans ce mémoire, nous présentons l’implémentation de l'algorithme cryptographique DES (Data Encryption Standard) sur une plate-forme reconfigurable basée sur FPGA (Field Programmable Gâte Arrays). Notre conception a été implémentée sur une Spartan 3E XC3S100E de package TQ144. L'architecture du design a été décrite dans le langage VHDL, deux architectures sont étudiées pour ce projet : la première est le plus rapide possible, dans ce conception nous avons utilisé une approche pipeline avec l'accent sur la non-linéarité des S-boxes de DES et la deuxième architecture réduite consomme moins de surface que la première architecture sur le FPGA. Le sens de la vitesse pour ce projet est le débit (nombre de bits traités par seconde) et la signification de la surface est le nombre de CLB (Configurable Logic Block). Pour but de réduire la consommation de la surface sur le circuit FPGA parce qu’on a un type de FPGA de faible ressources donc nous allons favoriser une architecture réduite (Small design).

All Rights Reserved - University of M'Sila - UMB Electronic Portal © 2024

  • Cookie settings
  • Privacy policy
  • Terms of Use