ETUDE ET SIMULATION D’UN ECHANTILLONNEUR/BLOQUEUR EN TECHNOLOGIE CMOS PAR LTSPICE
Loading...
Files
Date
2020
Journal Title
Journal ISSN
Volume Title
Publisher
Univ M'sila
Abstract
Dans ce mémoire et à partir des spécifications nécessaires, nous avons étudier un Amplificateur opérationnel Folded Cascode en technologie CMOS. Le logiciel LTspice nous a permis de créer un macro model de notre AOP et de l’utiliser comme élément de base d’E/B.Le travail mené dans ce mémoire est divisé en deux parties :
Dans une première partie, nous présentons les spécifications de l’amplificateur de type Folded Cascode CMOS, ainsi nous avons étudier l’analyse DC, l’analyse AC, l’ICMR, le CMRR, le PSRR et le Slew Rate. Une étude approfondie est ensuite consacrée au circuit échantillonneur bloqueur (E/B) car cette fonction est limitante des performances des chaînes de traitement analogique du signal. Les commutateurs analogiques dans les circuits d’échantillonnage sont à l’origine d’une erreur prédominante qui introduit une non linéarité dans le fonctionnement général de l’E/B en raison des phénomènes d’injection de charges lors des commutations. Nous démontrons que cette erreur est minimisée par le choix de certaines architectures d’E/B par l’utilisation de porte de transmission ou de transistors fantômes.
Description
Keywords
technologie CMOS, Folded Cascode, échantillonneurs bloqueurs, LTspice